HOME>在庫検索>在庫情報
74LS273N
SN54/74LS273 OCTAL D FLIP-FLOP WITH CLEAR The SN54 / 74LS273 is a high-speed 8-Bit Register. The register consists of eight D-Type Flip-Flops with a Common Clock and an asynchronous active LOW Master Reset. This device is supplied in a 20-pin package featuring 0.3 inch lead spacing. • • • • OCTAL D FLIP-FLOP WITH CLEAR 8-Bit High Speed Register Parallel Register Common Clock and Master Reset Input Clamp Diodes Limit High-Speed Termination Effects LOW POWER SCHOTTKY CONNECTION DIAGRAM DIP (TOP VIEW) VCC Q7 20 19 D7 18 D6 17 Q6 Q5 16 15 D5 14 Q4 CP 12 D4 13 11 J SUFFIX CERAMIC CASE 732-03 20 1 1 MR 2 Q0 3 D0 4 D1 5 Q1 6 Q2 7 D2 8 D3 9 Q3 PIN NAMES 10 GND N SUFFIX PLASTIC CASE 738-03 20 LOADING (Note a) 1 HIGH CP D0 – D7 MR Q0 – Q7 0.5 U.L. 0.5 U.L. 0.5 U.L. 10 U.L. Clock (Active HIGH Going Edge) Input Data Inputs Master Reset (Active LOW) Input Register Outputs (Note b) LOW 0.25 U.L. 0.25 U.L. 0.25 U.L. 5 (2.5) U.L. 20 1 NOTES: a) 1 TTL Unit Load (U.L.) = 40 µA HIGH/1.6 mA LOW. b) The Output LOW drive factor is 2.5 U.L. for Military (54) and 5 U.L. for Commercial (74) Temperature Ranges. ORDERING INFORMATION TRUTH TABLE MR CP Dx X X H L SN54LSXXXJ Ceramic SN74LSXXXN Plastic SN74LSXXXDW SOIC Qx L H H DW SUFFIX SOIC CASE 751D-03 L H L H = HIGH Logic Level L = LOW Logic Level X = Immaterial LOGIC DIAGRAM 11 3 4 7 8 13 14 17 18 D0 D1 D2 D3 D4 D5 D6 D7 CP D CD Q CP D CD Q CP D CD Q CP D CD Q CP D CD Q CP D CD Q CP D CD Q CP D CD Q Q0 Q1 Q2 Q3 Q4 Q5 Q6 Q7 2 5 6 9 12 15 16 19 CP 1 MR VCC = PIN 20 GND = PIN 10 = PIN NUMBERS FAST AND LS TTL DATA 5-1
TI
Texas Instruments Incorporated
U.S.A
世界25ヶ国以上に製造・販売拠点を有する国際的な半導体企業であり、デジタル情報家電、ワイヤレス、ブロードバンド市場に欠かせないデジタル信号処理を行うDSPと、それに関連するアナログIC、マイクロコントローラを主力製品としている。
お買い上げ小計が1万円以上の場合は送料はサービスさせて頂きます。1万円未満の場合、また時間指定便はお客様負担となります。(送料は地域により異なります。)