HOME在庫検索>在庫情報

部品型式

74LS109AN

製品説明
仕様・特性

SN54/74LS109A DUAL JK POSITIVE EDGE-TRIGGERED FLIP-FLOP The SN54 / 74LS109A consists of two high speed completely independent transition clocked JK flip-flops. The clocking operation is independent of rise and fall times of the clock waveform. The JK design allows operation as a D flip-flop by simply connecting the J and K pins together. DUAL JK POSITIVE EDGE-TRIGGERED FLIP-FLOP LOW POWER SCHOTTKY LOGIC DIAGRAM SET (SD) 5(11) Q 6(10) CLEAR (CD) 1(15) CLOCK 4(12) J SUFFIX CERAMIC CASE 620-09 16 1 Q 7(9) J 2(14) N SUFFIX PLASTIC CASE 648-08 K 3(13) 16 1 D SUFFIX SOIC CASE 751B-03 16 1 MODE SELECT — TRUTH TABLE INPUTS OUTPUTS OPERATING MODE SD Set Reset (Clear) *Undetermined Load “1” (Set) Hold Toggle Load “0” (Reset) CD J K Q L H L H H H H H L L H H H H X X X h l h l X X X h h l l H L H H q q L ORDERING INFORMATION Q L H H L q q H SN54LSXXXJ SN74LSXXXN SN74LSXXXD Ceramic Plastic SOIC LOGIC SYMBOL * Both outputs will be HIGH while both SD and CD are LOW, but the output states are unpredictable if SD and CD go HIGH simultaneously. 5 H, h = HIGH Voltage Level L, I = LOW Voltage Level X = Don’t Care l, h (q) = Lower case letters indicate the state of the referenced input (or output) l, h (q) = one set-up time prior to the LOW to HIGH clock transition. 2 11 J SD Q 6 14 J SD Q 4 CP 3 K C Q D 7 13 VCC = PIN 16 GND = PIN 8 5-1 K C Q D 15 1 FAST AND LS TTL DATA 10 12 CP 9

ブランド

TI

会社名

Texas Instruments Incorporated

本社国名

U.S.A

事業概要

世界25ヶ国以上に製造・販売拠点を有する国際的な半導体企業であり、デジタル情報家電、ワイヤレス、ブロードバンド市場に欠かせないデジタル信号処理を行うDSPと、それに関連するアナログIC、マイクロコントローラを主力製品としている。

供給状況

 
Not pic File
お求め商品74LS109ANは、当社スタッフが市場調査を行いemailにて見積回答致します。

「見積依頼」をクリックして どうぞお問合せ下さい。

送料

お買い上げ小計が1万円以上の場合は送料はサービスさせて頂きます。
1万円未満の場合、また時間指定便はお客様負担となります。
(送料は地域により異なります。)


お取引内容はこちら

0.0690710545